辅助设计

关注公众号 jb51net

关闭
Quartus II(PLD/FPGA开发软件) 9.0 免费破解器(附安装教程)

Quartus II(PLD/FPGA开发软件) 9.0 免费破解器(附安装教程)

热门排行

简介

quartus ii 9.0是由Altera公司推出的一款综合性CPLD/FPGA开发软件,拥有强大的设计能力和直观易用的接口,支持更多常用组件,可以一键导入,帮助设计者进行更好地调试,实用性还是非常的强的,因此受到越来越多的数字系统设计者的欢迎,到目前为止可以说的上是FPGA、CPLD以及结构化ASIC设计方面的领导者。该软件具有运行速度快,界面统一,功能集中,易学易用等特点,除了可以使用Tcl脚本完成设计流程外,还提供了完善的用户图形界面设计方式,在编译模式下,用户输入指令会被自动补齐,开发速度将大幅提升,而且提供了完全集成且与电路结构无关的开发包环境,可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件,以及能够使用SignalTap II逻辑分析工具进行嵌入式的逻辑分析,全方面满足你的使用需求,可不要错过这款软件哦。

ps:此次小编带来的是quartus ii 9.0破解版,附带的破解补丁可完美激活软件,从而无限制免费使用所有功能,亲测有效,欢迎有需要的小伙伴们前来面对下载体验。

quartus ii 9.0安装包

软件特色

-可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件

-芯片(电路)平面布局连线编辑

-LogicLock增量设计方法,用户可建立并优化系统,然后添加对原始系统的性能影响较小或无影响的后续模块

-功能强大的逻辑综合工具

-完备的电路功能仿真与时序逻辑仿真工具

-定时/时序分析与关键路径延时分析

-可使用SignalTap II逻辑分析工具进行嵌入式的逻辑分析

-支持软件源文件的添加和创建,并将它们链接起来生成编程文件

-使用组合编译方式可一次完成整体设计流程

-自动定位编译错误

-高效的期间编程与验证工具

-可读入标准的EDIF网表文件、VHDL网表文件和Verilog网表文件

-能生成第三方EDA软件使用的VHDL网表文件和Verilog网表文件

quartus ii 9.0破解版安装教程:

1、在本站下载解压,得到quartus ii 9.0安装包和破解文件夹;

2、双击运行软件包中的"setup.exe"程序,进入软件安装向导;

3、点击"I accept..."接受安装许可协议,依提示进行下一步;

4、按默认目录进行安装,用户也可自行更改;

5、选择安装类型,推荐使用Complete完整类型;

6、软件正在安装中,耐心静待一小会直到安装完成;

7、打开软件,点击Tools-License Setup;

8、复制NIC ID,暂时先不关闭此界面;

9、以记事本方式打开破解文件夹中的license.DAT,再将刚刚复制的ID粘贴进去;

10、在将修改好的license.DAT文件复制到软件安装目录下;

默认目录【C:\altera\90sp2】

11、回到第八步骤中的界面,点击三个点改成我们刚刚放置License的路径;

12、最后将破解文件夹中bin32目录下的sys_cpt.dll复制到安装目录下进行替换;

默认目录【C:\altera\90sp2\quartus\bin】

13、至此,以上就是quartus ii 9.0破解版详细安装教程,希望对用户有所帮助。

常见问题

一、多功能管脚的设置?

在用FLASH分配完管脚后编译出现如下错误:

Error: Can’t place multiple pins assigned to pin location Pin_108 (IOC_X34_Y2_N0)

nfo: Fitter preparation operations ending: elapsed time is 00:00:00 

Error: Can‘t fit design in device

Error: Quartus II Fitter was unsuccessful. 2 errors, 0 warnings

Error: Quartus II Full Compilation was unsuccessful. 4 errors, 56 warnings

原因是不能分配给多功能管脚PIN_108。

这是由于PIN_108是一个多功能管脚,还有一个功能是nCEO,也是默认的功能。如果要用它当普通IO,需要提前设置一下:assignments》device》device and pin options》dual-purpose pins里面把nCEO设置成use as regular i/o就可以了。

二、仿真时存储器初始化?

在使用FPGA内部的RAM时,会有一个初始化文件.mif,给RAM加上初始值或当作ROM用,因此仿真时必须把相应数据导入,首先要把mif文件转换为.hex文件或.rif文件。

在Quartus II环境下,打开mif文件,点Save As,选择Hexadecimal(Intel-Format) File(*.hex),或者点击Export,用Save as type选择RAM Initialization File (*.rif),也可能在命令行下输入:

mif2rif 

打开ram模块文件,找到lpm_file或init_file,指向刚刚生成的hex文件或rif文件。

lpm_ram_dp_component.lpm_file = “path

使用hex文件时,不需要compiler directives,使用rif文件时,需要加入USE_RIF,如下

vlog -work alter_mf altera_mf.v +define+USE_RIF=1

这样就完成了数据导入。

三、多模块或多进程驱动同一信号?

Error (10028): Can‘t resolve multiple constant drivers for net “FLASH_A[7]” at led.v(32)

用Verilog描述电路时,一个信号只能在一个进程中驱动,如果在多个进程中对其驱动的话将产生如上错误。解决方法为可以另加一个信号,通过在另一个进程中监视这个信号做出相应的动作。

提取码:cud5

大家还下载了